電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 51|回復(fù): 0
收起左側(cè)

技術(shù)資訊 I 如何使用 Allegro X PCB Editor 優(yōu)化RF布線和阻抗

[復(fù)制鏈接]

284

主題

288

帖子

1820

積分

三級會員

Rank: 3Rank: 3

積分
1820
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 5 天前 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式

在射頻印刷電路板(RF PCBs)中實現(xiàn)最佳功率傳輸,關(guān)鍵在于精心布線以滿足特定阻抗要求的走線。阻抗匹配至關(guān)重要,它確保走線具有相同的阻抗,以防止信號反射和功率傳輸效率低下。控制阻抗的關(guān)鍵在于微調(diào)走線寬度、走線厚度以及在z軸上將走線與參考平面分隔開的介質(zhì)高度。信號層下方的連續(xù)參考平面對于保持最佳阻抗也至關(guān)重要。在同一層上保持適當(dāng)?shù)淖呔到地間隙(對于共面波導(dǎo))對于一致的阻抗控制同樣重要。

共面波導(dǎo)(俯視圖)     

共面波導(dǎo)(橫截面圖)本文提供了實現(xiàn)最佳射頻(RF)布線和阻抗的解決方案。向大家介紹如何保護射頻電路免受同一印刷電路板(PCB)的其他部分或相鄰 PCB 產(chǎn)生的電磁干擾(EMI)。還解釋了如何在信號彎曲的地方將射頻走線轉(zhuǎn)換為鋪銅,以便更順暢地進行編輯。這些解決方案將在使用 allegro X PCB Editor進行射頻 PCB 布局布線時為您提供幫助。1

使用Via Arrays保護射頻電路以防止
電磁干擾
在射頻走線的兩側(cè)添加屏蔽可以保護電路免受電磁干擾。Via Arrays可以充當(dāng)屏蔽,保護射頻信號免受相鄰電路產(chǎn)生的電磁干擾。Via Arrays是一系列以特定模式圍繞射頻信號放置的過孔,形成一個屏障并防止電磁干擾。要在 Allegro X PCB Editor中將Via Arrays添加到設(shè)計中,可執(zhí)行以下操作:1、 選擇Place – Via Array.

2、  點擊the Options 面板.3、 按下圖所示,在Options面板的Array Parameters Type列表中選中Both sides:

4、在設(shè)計面板中選擇RF走線,一個Via Arrays沿著RF走線的兩側(cè)顯示出來。5、在Array Parameter中調(diào)整過孔間距設(shè)置,可以在走線周圍獲得最佳的Via Arrays。6、 在設(shè)計面板中的任意位置點擊,即將Via Arrays放置在走線的兩側(cè)。2

向射頻平面添加接地過孔
在為所有射頻信號添加過孔陣列后,在PCB的射頻電路部分附近,使用接地過孔接地的大的鋪銅填充,可保持 PCB 的較低阻抗并改善對地參考?梢允褂胿ia array命令來添加接地過孔。以下圖像展示了 PCB 布局的射頻部分,射頻信號兩側(cè)由過孔保護,接地平面用接地過孔縫合。這個可視化圖像可以幫助大家理解過孔應(yīng)如何放置,以便它們在射頻信號周圍創(chuàng)建一個屏障。

3

將射頻走線轉(zhuǎn)換為鋪銅
通常,射頻走線在縮頸點需要逐漸變細,避免其寬度的突然變化,以確保射頻信號的平滑過渡。然而,當(dāng)設(shè)計師將射頻信號布線為弧形走線時,在走線進出元件時需要減小走線寬度的地方,無法進行逐漸變細操作。以下圖像顯示了一條在頸部區(qū)域出現(xiàn)阻抗變化的走線:

Shape為編輯提供了極大的靈活性。在布線的最后階段將射頻信號走線轉(zhuǎn)換為Shape可改善阻抗控制。在 Allegro X PCB Editor中將射頻走線轉(zhuǎn)換為Shape以增強設(shè)計靈活性,可執(zhí)行以下操作:1、 選擇Tools – Convert – Cline/Line to Shape

2、修改Options面板中設(shè)置?梢员A衄F(xiàn)有走線、保留網(wǎng)絡(luò),或?qū)hape更改為動態(tài)。3、 要確定應(yīng)轉(zhuǎn)換為shape的走線,請指定包含它們的區(qū)域或根據(jù)寬度應(yīng)用過濾器。

4、選擇“End cap style”選項,為走線的起始和結(jié)束邊緣選擇一個形狀(正方形、圓形、八邊形或齊平),如下圖所示:




轉(zhuǎn)換為Shape后的射頻信號如下圖所示:

4

對射頻信號應(yīng)用Mask Shapes:
在確定射頻形狀后,下一步是對射頻信號應(yīng)用Mask Shapes 。這涉及將射頻形狀從信號層復(fù)制到Mask層?梢赃@樣做,在射頻信號層上方創(chuàng)建一個開放的掩模。這一步至關(guān)重要,因為它有助于維持射頻電路的特性阻抗。忽略這一步可能會改變射頻電路的特性阻抗,影響電路的性能。對射頻信號應(yīng)用Mask Shapes 以滿足微帶線或共面波導(dǎo)的要求是很重要的。5

結(jié)論
本文為大家提供了應(yīng)對射頻 PCB 設(shè)計復(fù)雜性的知識和技術(shù)。通過學(xué)習(xí)所提供的解決方案,可以確保您的射頻 PCB 設(shè)計實現(xiàn)最佳的功率傳輸,并為 PCB 的整體可靠性和效率做出貢獻。實現(xiàn)過孔陣列并將射頻走線轉(zhuǎn)換為shape可增強信號完整性并保護射頻電路免受電磁干擾。文章來源:Cadence



▼您可能錯過的精彩內(nèi)容▼RK3566 實例課程 I 第八期:Allegro X PCB Designer 設(shè)計布局高級操作與命令技巧
技術(shù)資訊 I 全面講解物聯(lián)網(wǎng)應(yīng)用的設(shè)計技巧和方法
網(wǎng)課回放 I “一站式” PCB 設(shè)計 第一期:課程總覽及 Allegro X Design Platform 24.1 新功能
技術(shù)資訊 I 如何優(yōu)化高頻電路板 layout 設(shè)計?
關(guān)于耀創(chuàng)科技


耀創(chuàng)科技(U-Creative)專注于為電子行業(yè)客戶提供電子設(shè)計自動化(EDA)解決方案及服務(wù)的高科技公司,是Cadence在國內(nèi)合作時間最長的代理商。      耀創(chuàng)科技(U-Creative)至今積累有20多年的EDA工程服務(wù)經(jīng)驗,已經(jīng)在中國為數(shù)百家客戶提供了EDA解決方案及服務(wù),這極大地提高了客戶的硬件設(shè)計效率和生產(chǎn)效率。公司在引進國外先進的EDA解決方案的同時,針對中國市場的特殊性,與Cadence公司合作,在國內(nèi)最早提出了電子電氣協(xié)同設(shè)計與工程數(shù)據(jù)管理的概念,成功地在眾多研究所及商業(yè)公司內(nèi)進行實施,極大的改善了PCB/SIP產(chǎn)品的標準化設(shè)計流程,覆蓋從優(yōu)選元件選控、協(xié)同設(shè)計輸入、在線檢查分析、標準化文檔輸出及PLM/PDM系統(tǒng)集成,獲得了眾多用戶的贊許。與此同時,根據(jù)中國客戶的實際情況,公司還提供除了軟件使用培訓(xùn)之外的工程師陪同項目設(shè)計服務(wù),以幫助客戶在完成實際課題的同時,也能夠熟練掌握軟件的高級使用方法,這一舉措也取得了非常好的效果。我們一直秉承“與客戶共同成長”的服務(wù)理念,希望在國內(nèi)EDA領(lǐng)域內(nèi)能為更多客戶提供支持與服務(wù)!識別下方二維碼關(guān)注耀創(chuàng)科技公眾號

歡迎您的留言!您可以通過微信后臺留言或發(fā)郵件至sales@u-c.com.cn聯(lián)系我們,非常感謝您的關(guān)注以及寶貴意見。期待您的分享、點贊、在看


本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有賬號?立即注冊

x
回復(fù)

使用道具 舉報

發(fā)表回復(fù)

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表