電子產(chǎn)業(yè)一站式賦能平臺

PCB聯(lián)盟網(wǎng)

搜索
查看: 982|回復: 0
收起左側(cè)

編譯時出現(xiàn)錯誤,求幫忙

[復制鏈接]

594

主題

958

帖子

5093

積分

四級會員

Rank: 4

積分
5093
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2022-11-29 15:36:52 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
Error: Port "clk" of type NOC of instance "inst1" is missing source signal. g/ m& W9 `' v; A! w
Error: Port "address[9..0]" of type sin of instance "inst7" is missing source signal  o8 f$ M- g% S( N
Error: Port "clock" of type mult10x8 of instance "inst8" is missing source signal* I' |) W, T* `) |- L: X; ^
Error: Port "clock" of type mult10x8 of instance "inst14" is missing source signal
& G& y4 j. W5 L# o* x& n- sError: Width mismatch in port "dataa[9..0]" of instance "inst" and type ADDF8 -- source is ""result[19..0]" (ID mult10x8:inst8)"! K' M; C* [5 _1 C. X  V' G9 Q, v
Error: Width mismatch in port "datab[9..0]" of instance "inst" and type ADDF8 -- source is ""
回復

使用道具 舉報

發(fā)表回復

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表