PCB布線的直角走線的基礎理論對于PCB 設計工程師倆說, 布線( layout) 是最基本的工作技能之一。走線的好壞將直接影響到整個系統(tǒng)的性能,而且 大多數(shù)高速的設計理論也要最終經(jīng)過Layout 得以實現(xiàn)并驗證,由此可見,布線在高速PCB設計中是至關重要的。再布線的過程中,我們一直強調(diào)走線時不能出現(xiàn)直角,銅皮也盡量避免直角,那么下面我找到一些直角走線的基礎理論和大家分享下; 直角走線一般是PCB布線中要求盡量避免的情況,也幾乎成為衡量布線好壞的標準之一,那么直角走線究竟會對信號傳輸產(chǎn)生多大的影響呢?從原理上說,直角走線會使傳輸線的線寬發(fā)生變化,造成阻抗的不連續(xù)。其實不光是直角走線,頓角,銳角走線都可能會造成阻抗變化的情況。 直角走線的對信號的影響就是主要體現(xiàn)在三個方面: 一是拐角可以等效為傳輸線上的容性負載,減緩上升時間: 二是阻抗不連續(xù)會造成信號的反射: 三是直角尖端產(chǎn)生的EMI。
圖片1.png (54.24 KB, 下載次數(shù): 81)
下載附件
保存到相冊
2019-1-7 17:32 上傳
不同角度走線的拐角線寬變化 傳輸線的直角帶來的寄生電容可以由下面這個經(jīng)驗公式來計算: C=61W(Er)1/2/ZO 在上式中: C就是指拐角的等效電容(單位:pF),W指走線的寬度(單位:inch),er指介質(zhì)的介電常數(shù),zo就是傳輸線的特征阻抗。 舉個例子: 對于一個4Mils的50歐姆傳輸線(er為4.3)來說,一個直角帶來的電容量大概為0.OlO1pF,進而可以估算由此引起的上升時間變化量: T10-90%=2.2*C*ZO/2=2.2*0.0101*50/2=0.556ps通過計算可以看出,直角走線帶來的電容效應是極其微小的。 由于直角走線的線寬增加,該處的阻抗將減小,于是會產(chǎn)生一定的信號反射現(xiàn)象,我們可以根據(jù)傳輸線章節(jié)中提到的阻抗計算公式來算出線寬增加后的等效阻抗,然后根據(jù)經(jīng)驗公式計算反射系數(shù):
圖片3.png (1.68 KB, 下載次數(shù): 89)
下載附件
保存到相冊
2019-1-7 17:33 上傳
為了帖子防沉,請點擊回復帖子查看更多內(nèi)容 ---------------------------------------------------------------
每天學習一個技巧,日積月累你也是專家!
使用前請您先閱讀以下條款:
1、轉(zhuǎn)載本站提供的資源請勿刪除本說明文件。
2、分享技術文檔源自凡億教育技術驗總結(jié)分享!
3、表述觀點僅代表我方建議,不對直接引用造成損失負責! -------------------------------------------------------------- 更多技術干貨文章推送,請關注 凡億PCB 公眾微信號!
|