本帖最后由 小哥 于 2013-12-5 11:22 編輯 ) I N9 G# W) O9 v
3 [+ t" N3 {7 ]1 Z* }/ W Allegro是Cadence推出的先進(jìn) PCB 設(shè)計(jì)布線工具。Allegro提供了良好且交互的工作接口和強(qiáng)大完善的功能,和它前端產(chǎn)品orcad、Capture的結(jié)合,為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線提供了最完美解決方案。 Allegro 擁有完善的Constraint 設(shè)定,用戶只須按要求設(shè)定好布線規(guī)則,在布線時(shí)不違反 DRC 就可以達(dá)到布線的設(shè)計(jì)要求,從而節(jié)約了煩瑣的人工檢查時(shí)間,提高了工作效率!更能夠定義最小線寬或線長(zhǎng)等參數(shù)以符合當(dāng)今高速電路板布線的種種需求。 這里為大家介紹下,我們?cè)?a href="http://m.justinreifeis.com/forum-114-1.html" target="_blank" class="relatedlink">pcb設(shè)計(jì)中常用到的組件。通俗的講主要分為三部分:繪制原理圖的、PCB layout的、制作焊盤的; 從“開始”--“所有程序”--“Cadence”目錄,找到安裝程序,如圖1: 圖1 下圖中標(biāo)示處,為我們常用的3個(gè)組件: 圖2 圖3 4 x/ j" R' x4 y
將它們右鍵發(fā)送快捷方式到桌面上,快捷方式圖標(biāo)如圖4: 圖4 % R# T, e7 z- Z9 j& y
) [! G C8 Q& P5 I
# m$ Z& S7 s* r9 z& l- d$ i
下圖為繪制原理圖的組件,如圖5: 圖5 圖中標(biāo)示處,為Capture CIS畫圖組件,建議選擇此項(xiàng),并勾選“Use as default”。 2 y* c* O) F' H4 C5 B- M' d
/ k; N" i5 {( h+ @1 K6 {% @- s) a! b' D
/ E, W* u' D: ~4 M, ~8 t7 {) w+ Q A下圖為PCB Layout的組件,如圖6: 圖6 圖中標(biāo)示處,為PCB Design GXL組件,建議選擇此項(xiàng),并勾選“Use as default”。
6 g+ D6 J% h; E8 e' P
( B9 F. P' F( R3 o8 Y" T, m6 A8 J9 S X8 C8 s: o7 [. V+ _
; Y- I# ~4 f; E% R8 J( z下圖為制作焊盤的組件,如圖7: 圖7
/ [$ I! [% G% R; r5 F以上是對(duì)Allegro設(shè)計(jì)軟件常用PCB組件的介紹,及怎樣選擇設(shè)置打開它們。
6 {0 w' @; ^2 W- S/ i% z1 C
@$ k3 K* {0 s6 j大家有Allegro方面的問(wèn)題,可以跟帖討論或者發(fā)郵件到郵箱932026701@qq.com,相互交流。 % _3 v- C) W8 o
此教程 pdf文檔百度網(wǎng)盤下載鏈接 :小哥Allegro教程之常用組件的介紹 pdf
* r# A I9 h1 q/ G2 d Editor By:小哥' ?/ H' }3 K/ n4 \1 l
a1 n" F- o7 ]9 {" \& P% N& A; z
|