本帖最后由 小哥 于 2013-12-5 11:22 編輯 , @# s# b2 ]& O) P% i5 E. c* D
, e0 n5 ~* Y$ l9 W" K9 \- U# [2 f Allegro是Cadence推出的先進 PCB 設(shè)計布線工具。Allegro提供了良好且交互的工作接口和強大完善的功能,和它前端產(chǎn)品orcad、Capture的結(jié)合,為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計布線提供了最完美解決方案。 Allegro 擁有完善的Constraint 設(shè)定,用戶只須按要求設(shè)定好布線規(guī)則,在布線時不違反 DRC 就可以達到布線的設(shè)計要求,從而節(jié)約了煩瑣的人工檢查時間,提高了工作效率!更能夠定義最小線寬或線長等參數(shù)以符合當(dāng)今高速電路板布線的種種需求。 從“開始”--“所有程序”--“Cadence”目錄,找到安裝程序,如圖1: 圖1 下圖中標(biāo)示處,為我們常用的3個組件: 圖2 圖3
3 f! ?- k' w! O, Y" @" o將它們右鍵發(fā)送快捷方式到桌面上,快捷方式圖標(biāo)如圖4: 圖4
; U# [% v! r" @" D( X9 z# l& X1 A" {, l4 [; h
2 h' g0 x4 k. `' w+ `
下圖為繪制原理圖的組件,如圖5: 圖5 圖中標(biāo)示處,為Capture CIS畫圖組件,建議選擇此項,并勾選“Use as default”。
" [' i) c/ u+ x' W4 i9 N6 [9 Z) O9 a& G0 c$ x- F F
% h# l4 }% N. Z8 i4 s
" Y V8 d' H# m
下圖為PCB Layout的組件,如圖6: 圖6 圖中標(biāo)示處,為PCB Design GXL組件,建議選擇此項,并勾選“Use as default”。
2 j$ \# s) e2 l- J
8 G5 q! s" }" |/ }/ B. U5 w3 A2 h" K% ?; k, f s( K+ Q# t/ m
" G. ~3 {, L8 B5 X% T) k9 p* E8 N/ ?下圖為制作焊盤的組件,如圖7: 圖7 2 a" g+ ?4 ]2 l6 B/ I
以上是對Allegro設(shè)計軟件常用PCB組件的介紹,及怎樣選擇設(shè)置打開它們。
3 e n0 r: ^! i$ z/ O
: o! q' [+ ?& L+ _) k0 I大家有Allegro方面的問題,可以跟帖討論或者發(fā)郵件到郵箱932026701@qq.com,相互交流。
) k5 @ H I: m7 m7 y: f此教程 pdf文檔百度網(wǎng)盤下載鏈接 :小哥Allegro教程之常用組件的介紹 pdf
# z, m2 ^+ k* v$ D- H7 b" G* Q8 i Editor By:小哥! z# X+ o& I& m, I% t
" Z" W7 G5 G- T! k- l |