電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 124|回復(fù): 0
收起左側(cè)

為什么信號(hào)線上常常串接一個(gè)電阻?阻值通常是0歐,22歐,33歐或...

[復(fù)制鏈接]

525

主題

525

帖子

3617

積分

四級(jí)會(huì)員

Rank: 4

積分
3617
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2024-8-22 07:40:00 | 只看該作者 |只看大圖 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
% W$ [- g, O5 m
點(diǎn)擊上方名片關(guān)注了解更多/ g) a4 J- o; o9 c

" W4 T7 k2 R; h  X4 U0 h" `/ L
4 l' }* Z* B+ t0 \6 M' _; C7 M9 x9 @在設(shè)計(jì)電路的時(shí)候,常常會(huì)在兩個(gè)芯片的信號(hào)線上串聯(lián)一個(gè)電阻,這個(gè)電阻常常是0歐,22歐,33歐或更大阻值的電阻。位置的話有放在信號(hào)發(fā)射端也有放在接收端的。
7 x7 m3 h* C' o0 S6 Z
, l! p: A) X+ \. Z- R3 j今天就來(lái)和大家分享下,信號(hào)線上串接電阻的作用。1、阻抗匹配,吸收反射信號(hào)當(dāng)信號(hào)頻率比較高,上升沿比較陡時(shí)我們就需要考慮信號(hào)的阻抗連續(xù)問(wèn)題了。首先來(lái)看下光從空氣照射到玻璃時(shí),除了折射還會(huì)發(fā)生發(fā)射。& l6 Z* j; {9 J8 V5 C, n
, K7 z- f2 n7 R" L! {2 v6 j
當(dāng)信號(hào)頻率比較高,上升沿比較陡時(shí),電子信號(hào)經(jīng)過(guò)阻抗不同的地方時(shí)也會(huì)產(chǎn)設(shè)反射。PCB的單線阻抗一般會(huì)設(shè)計(jì)成50Ω,發(fā)射端阻抗一般是17到40,而接收端一般是MOS管的輸入,阻抗是比較大的,所以信號(hào)在接受端會(huì)產(chǎn)生反射,反射的信號(hào)又與源信號(hào)疊加,這樣就會(huì)在接收端反復(fù)反射,直到趨于穩(wěn)定。
& h4 g) H: _! J! w
: a' c" _* [; m信號(hào)反射,在實(shí)際電路中波形會(huì)表現(xiàn)為,實(shí)際在電路中的表現(xiàn)就是信號(hào)會(huì)出現(xiàn)過(guò)沖,下沖或者振鈴。過(guò)沖和振鈴很容易產(chǎn)生emc問(wèn)題或者在接收端產(chǎn)生誤碼。
7 u/ ^3 P9 T( |+ L9 Y5 x 1 C: O+ d3 V8 k7 \+ z) t
比如這是之前測(cè)試的一個(gè)25MHZ的一個(gè)信號(hào),當(dāng)加的串接電阻是0歐姆時(shí),可以看到信號(hào)的過(guò)沖非常明顯,6 ~2 E/ v& q4 K& H

4 H- h5 j# R- u當(dāng)我串接的電阻為33歐時(shí),信號(hào)的過(guò)沖有了很好的改善。, F* T6 v3 t& u% T; e
0 c, J; T, W' ~" ?
需要注意的是,串接電阻用作阻抗匹配是一般是接到信號(hào)的發(fā)射端,不能接到信號(hào)的接收端,阻值的話一般100歐以內(nèi),阻值大了信號(hào)會(huì)畸變,可能有時(shí)序問(wèn)題。$ B2 z5 ?! x# p' p+ l

, A. n5 }- B2 J. P4 ~7 a( k0 z0 N
( o2 s' @$ D) S% D2.吸收干擾脈沖如果兩個(gè)芯片間的信號(hào)線比較長(zhǎng),
3 a8 l( I0 ], n# B1 }9 a6 ? : r7 E/ j$ G- U0 g! H- |) x) p
或者走線的時(shí)候和一些時(shí)鐘信號(hào)等快速跳變的信號(hào)靠的比較近的時(shí)候,
2 v3 H/ b7 Z, N  k : J8 q) E, x$ }" |* q
這個(gè)信號(hào)線很容易受到干擾或者信號(hào)線上會(huì)耦合到一些毛刺或窄脈沖。如果接收端是邊沿觸發(fā)有效,那么信號(hào)收到干擾后,必定會(huì)有誤操作或者脈沖計(jì)數(shù)變多。
0 M4 A8 }0 h- h; k/ m ) v& V( S' J/ Q: g0 J& T  L
就好比之前做過(guò)一個(gè)項(xiàng)目,電極輸出的脈沖信號(hào)經(jīng)過(guò)光耦接到我們的FPGA,F(xiàn)PGA在接受到下降沿了之后進(jìn)行數(shù)據(jù)處理。在調(diào)試的時(shí)候發(fā)現(xiàn),一個(gè)周期內(nèi),本來(lái)之應(yīng)該有6144個(gè)中斷信號(hào),但實(shí)際FPGA的脈沖信號(hào)有時(shí)會(huì)多余6144,經(jīng)過(guò)查看PCB發(fā)現(xiàn),我們這個(gè)線走線比較長(zhǎng),并且中間有一段和一個(gè)時(shí)鐘線隔的比較近,后來(lái)在靠近FPGA的這邊串接了一個(gè)1K的電阻后,脈沖數(shù)就正常了。因?yàn)檫@種干擾或者耦合到的一些毛刺,它的電壓幅值可能跟正常信號(hào)查不到,但是它的整個(gè)能量是非常小的,經(jīng)過(guò)一個(gè)電阻后,基本就可以把它吸收了。
$ d0 r, c* _# j9 b1 ?3 D5 S! B% y
( X6 J1 f  a( P2 |2 m然后復(fù)位信號(hào)上串聯(lián)電阻也是這個(gè)道理,可以吸收干擾信號(hào)或者靜電干擾;需要注意的是這個(gè)電阻一般推薦放在接收端,并且信號(hào)的頻率不應(yīng)太高,阻值的話根據(jù)實(shí)際情況可以適當(dāng)選擇。3.便于調(diào)試測(cè)試
6 E2 U/ h7 X$ w% y, i; ^! { 2 B. s  k5 K+ s
如果信號(hào)兩端的芯片都是BGA的芯片或者一些引腳比較密的地方,有時(shí)候需要測(cè)試這個(gè)信號(hào)的波形或電平,不串接電阻的話我們將很難測(cè)試這個(gè)信號(hào)的波形,或者電平,這會(huì)給我們調(diào)試測(cè)試帶來(lái)很多困難。所以對(duì)于這種我們常常在信號(hào)線上串聯(lián)一個(gè)0歐姆電阻,作為預(yù)留,方便PCBA的調(diào)試和測(cè)試。7 K3 K; ~5 _+ L. @

& d8 ]0 g& ]6 ~' y3 C  K版權(quán)聲明:本文為博主原創(chuàng)文章,遵循 CC 4.0 BY-SA 版權(quán)協(xié)議,轉(zhuǎn)載請(qǐng)附上原文出處鏈接和本聲明。
' o! C( q" G0 F: }% I/ t2 a原文鏈接:https://blog.csdn.net/weixin_42693097/article/details/127758321
$ T. Q  Y% U& }2 G& D 6 ?$ _5 R8 F+ \2 ?( j. j& v' l, X3 ~
: y: E6 f% w. @
聲明:
4 b9 m* t; o  W+ y) a# k3 S聲明:文章來(lái)源CSDN小魚(yú)教你模數(shù)電。本號(hào)對(duì)所有原創(chuàng)、轉(zhuǎn)載文章的陳述與觀點(diǎn)均保持中立,推送文章僅供讀者學(xué)習(xí)和交流。文章、圖片等版權(quán)歸原作者享有,如有侵權(quán),聯(lián)系刪除。投稿/招聘/推廣/宣傳 請(qǐng)加微信:woniu26a推薦閱讀▼
% w& o& m( P; j電路設(shè)計(jì)-電路分析
, b5 f3 P& O& E: A2 D$ h& A* a( \4 J  }EMC相關(guān)文章
/ |8 d: H4 M# R) h# U4 K電子元器件' L" M" T3 L0 {2 ]3 Q0 }
后臺(tái)回復(fù)“加群”,管理員拉你加入同行技術(shù)交流群。

發(fā)表回復(fù)

本版積分規(guī)則

關(guān)閉

站長(zhǎng)推薦上一條 /1 下一條


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表